电子科技大学电子信息工程专业《DSP技术》作业及答案5

外部程序存储空间的访问控制信号为()、MSTRB、RW。

A.FS

B.KS

C.DS

D.PS

本题答案:
D
当存储器没有做好相应CPU访问的准备时,流水线将产生存储器()。

A.进行

B.阻塞

C.畅通

D.不确定

本题答案:
B
累加器又叫做()。

A.目的寄存器

B.状态寄存器

C.数据寄存器

D.不确定

本题答案:
A
在DSP处理器中,数据地址的产生是由()来完成的。

A.数据地址发生器

B.函数发生器

C.信号发生器

D.状态发生器

本题答案:
A
将10H左移4位加载到累加器A中指令为()。

A.LD 0H,A,4

B.LD 10H,4,A

C.LD 0H,4,A

D.LD 10H,A,4

本题答案:
B
STM #6,AR4 begin: STM #9,BRC RPTB next-1 nop next: LD #0,B banz begin,*AR4- 其中的“nop”语句被执行了()次。

A.50

B.60

C.70

D.80

本题答案:
C
把立即数80H装入累加器指令为()。

A.ED 80H, A

B.ED #80H, A

C.LD 80H, A

D.LD #80H, A

本题答案:
D
.sect ".vectors"rst: B _c_int00 ;复位中断向量的入口 NOP NOP .space 18*4*16tint: B timeout ;定时器0的中断向量的入口 NOP NOP".sect"伪指令的作用是()。

A.定义一个自定义符号的程序段

B.定义一个自定义段名的程序段

C.定义一个自定义运算的程序段

D.定义一个自定义数组的程序段

本题答案:
B
硬件复位后,IPTR位全为()。

A.1

B.-1

C.不确定

本题答案:
B
C54X DSP系统中没有除法指令,可以使用()来实现除法。

A.SUBS

B.ADDS

C.SUBC

D.MAC

本题答案:
C
关于定点DSP所采用的Q格式,下列说法正确的是:()。

A.Q越大,数值范围越大,精度也越高

B.Q越大,数值范围越小,但精度越高

C.Q越大,数值范围越大,但精度越低

D.Q越大,数值范围越小,精度也越低

本题答案:
B
TMS320C54X DSP微处理器采用的是()结构。

A.哈佛结构

B.冯 诺依曼结构

C.矩阵结构

D.以上都不是

本题答案:
A
汇编器的作用是()。

A.将C语言源代码编译成DSP汇编语言源代码

B.将汇编语言源代码汇编成机器语言COFF目标文件

C.把汇编生成的可重定位的COFF目标模块组合成一个可执行的COFF目标模块

D.以上答案均不对

本题答案:
B
C54x DSP定时器由()个16位存储器映射寄存器组成。

A.1

B.2

C.3

D.4

本题答案:
C
基于DSP实现的自适应滤波器系统,其DSP的()也成为了考虑的重要因素。

A.数据吞吐量

B.数据处理能力

C.算法

D.数据吞吐量和数据处理能力

本题答案:
D
条件指令中的条件AEQ表示()。

A.累加器A等于0

B.累加器A等于1

C.累加器B等于0

D.累加器B等于1

本题答案:
A
在文件中,SECTION命令的主要作用是()。

A.用来控制段的位置

B.用来控制段的数量

C.用来控制地址位置

D.用来控制段的构成与地址分配

本题答案:
D
下列TMS320C54x的中断,不是可屏蔽中断的是()。

A.again

B.read

C.set

D.reset

本题答案:
D
TMS320C54x存储器由()个独立的可选择空间组成。

A.1

B.2

C.3

D.4

本题答案:
C
AR1指向的地址单元的值加载到累加器A指令为()。

A.LDM *AR1,A

B.LDM AR1,A

C.FDM *AR1,A

D.FDM AR1,A

本题答案:
A
下列段不属于COFF目标文件的是()。

A..text

B..data

C..bss

D..prj

本题答案:
D
指令SECT INTM的作用是()。

A.开全局中断

B.关全局中断

C.清除中断标志

D.置中断标志

本题答案:
C
寄存器ST1的CNF位决定B0的作用,当CNF=1时,B0映射()。

A.程序存储空间

B.数据存储空间

C.I/O空间

D.以上答案均不正确

本题答案:
B
TMS320C54x系列DSP处理器最大I/O空间为()字。

A.8

B.16K

C.32K

D.64K

本题答案:
D
.mmregs DAT0 .SET 60H DAT1 .SET 61H DAT2 .SET 62H DAT3 .SET 63H add3 .macro P1,P2,P3,ADDRP LD P1,A ADD P2,A ADD P3,A STL A,ADDRP .endm ST #0034h,DAT0 ST #0243h,DAT1 ST #1230h,DAT2 ADD3 DAT0,DAT1,DAT2,DAT3 执行此段程序后,存储单元(DAT3)的运行结果是()。

A.14a7B

B.14a7H

C.14a7C

D.14a7F

本题答案:
B
将4568H左移8位与A相加,赋给B指令为()。

A.ADD 568H,8,B,A

B.ADD 4568H,8,B,A

C.ADD 568H,8,A,B

D.ADD 4568H,8,A,B

DSP处理器TMS320C5402最大的程序存储空间为()字。

A.16K

B.32K

C.64K

D.1M

TI公司DSP处理器的软件开发环境是()。

A.CCS

B.CDS

C.ESS

D.ECC

C54x采用()级流水线结构。

A.4

B.3

C.2

D.6

采用DSP进行数字信号处理属于()实现方法。

A.硬件

B.软件

C.软硬件结合

D.以上都不是

若使CPL=1,DP=1,SP=0100H,执行直接寻址语句:ADD 30H,A后,则得到16位的数据存储器实际地址为()。

A.00B0H

B.0130H

C.0031H

D.0030H

如果要清除中断标志位,应该向IFR的相应位写入()。

A.1

B.自动清除

C.0或1

TMS320C54X()用于输入外设的状态。

A.BIA

B.BIC

C.BII

D.BIO

仿真系统中,主机通过仿真器与目标系统的()接口相连。

A.JTAG

B.PCI

C.并口

D.USB接口

ADC转换模块中,MAXCONV可以设置的最大值是()。

A.16

B.15

C.14

凡是满足叠加原理的系统称为线性系统,亦即:()。

A.系统的输出信号是输入信号的线性叠加

B.若输入信号可以分解为若干子信号的线性叠加,则系统的输出信号是这些子信号的系统输出信号的线性叠加

C.若输入信号是若干子信号的复合,则系统的输出信号是这些子信号的系统输出信号的复合

D.系统可以分解成若干个子系统,则系统的输出信号是这些子系统的输出信号的线性叠加

以下各项()不属于DSP芯片的主要特点。

A.哈佛结构

B.事务型处理器

C.指令系统的流水线操作

D.多总线结构

设累加器A=FF 4321 1234H,执行带移位的指令“STH A,8,TEMP”后,数据存储单元TEMP中的结果为()。

A.4321H

B.FF43H

C.1234H

D.2112H

寄存器ST1的CNF位决定B0的作用,当CNF=()时,映射到程序存储空间。

A.1

B.2

C.不确定

汇编语言“mov *(#0x011234),T2”使用的寻址方式是()。

A.间接寻址模式

B.直接寻址模式

C.绝对寻址模式

D.立即寻址模式